Nieuwe instructieset van AMD Zen 2 gelekt in GNU compiler patch

Door , bron: SegmentNext, TechpowerUp, eTeknix, Phoronix


Met de introductie van de Ryzen cpu's gebaseerd op de Zen architectuur kon AMD sinds lange tijd weer de concurrentie aangaan met Intel, en uiteraard is het bedrijf al druk bezig met de opvolger van deze architectuur. Nog voordat de eerste Zen 2 processors op de markt komen heeft AMD de GNU Compiler een patch gegeven met ondersteuning voor de toekomstige Zen 2 chips, en daarin zien we ook terug dat de nieuwe architectuur een nieuwe instructieset meekrijgt.

In de GNU Compiler Collection 9.0 is er een duidelijke vermelding te vinden naar Zen 2, en daarin worden ook al drie nieuwe instructies uit de doeken gedaan voor deze volgende generatie chips. Cache Line Write Back (CLWB), Read Processor ID (RDPID) en Write Back and Do Not Invalidate Cache (WBNOINVD) zijn de drie nieuwe instructies die totnogtoe gevonden zijn. Uiteraard kunnen er in een toekomstige versie van de GNU Collection nog meer nieuwe instructies toegevoegd worden, aangezien de eerste Zen 2 chips pas in 2019 zullen lanceren.

De ipc (instructions per clock) van de Zen 2 architectuur moet ook verbeterd zijn ten opzichte van Zen en Zen+. Volgens een Italiaanse techsite die al eerder betrouwbaar is gebleken wat lekken betreft, zullen Zen 2 cpu's 13% betere ipc bieden dan Zen+, wat op zijn beurt al zo'n 2 à 5 % betere ipc leverde dan de originele Zen architectuur. Uiteraard neem je dit laatste nog best met een korrel zout.


Vandaag in het nieuws

Hardware.Info maakt gebruik van cookies.
*